|
江蘇理工學(xué)院電子信息工程嵌入式_新增FPGA硬件在環(huán)測試的結(jié)果和過程分析,
HDL Verifier 發(fā)布新功能用來加快 FPGA 在環(huán) (FIL) 驗(yàn)證。利用新的 FIL 功能,可以更快地與 FPGA 板通信,實(shí)現(xiàn)更高的仿真時(shí)鐘頻率。現(xiàn)在,系統(tǒng)工程師和研究人員可以自信地快速確認(rèn)和驗(yàn)證 FPGA 設(shè)計(jì)在系統(tǒng)中按預(yù)期方式工作,從而節(jié)省開發(fā)時(shí)間。
隨著信號處理、視覺影像處理和控制系統(tǒng)算法的復(fù)雜度不斷增加,在 FPGA 板上對硬件實(shí)現(xiàn)進(jìn)行仿真,可以幫助驗(yàn)證設(shè)計(jì)在其系統(tǒng)環(huán)境中的工作情況。用于 FIL 驗(yàn)證的 HDL Verifier 自動(dòng)設(shè)置 MATLAB 和 Simulink 測試環(huán)境,并將其與運(yùn)行于 FPGA 開發(fā)板上的設(shè)計(jì)相連接。這有助于實(shí)現(xiàn)在實(shí)際硬件上運(yùn)行的 FPGA 設(shè)計(jì)的高逼真度協(xié)同仿真,同時(shí)復(fù)用開發(fā)階段使用的測試環(huán)境。
使用 HDL Verifier 在代碼生成前用測試工作臺對設(shè)計(jì)進(jìn)行仿真,確保沒有運(yùn)行時(shí)錯(cuò)誤。
MATLAB R2016b允許工程師為其 FPGA 系統(tǒng)時(shí)鐘指定一個(gè)自定義頻率,時(shí)鐘頻率可比以前使用 FIL 的時(shí)候快五倍。對于在以 FPGA 為目標(biāo)時(shí)使用超頻因子的設(shè)計(jì),如控制應(yīng)用程序,可以使用較大的數(shù)據(jù)輸出規(guī)模來提高吞吐量。工程師現(xiàn)在還可以利用 FIL(使用 PCI Express接口)來加快 MATLAB 和 Simulink 以及 Xilinx KC705/VC707 和 Intel Cyclone V GT/Stratix V DSP 開發(fā)板之間的通信,仿真速度比千兆以太網(wǎng)快 3-4 倍。
“隨著電子系統(tǒng)日益復(fù)雜,作為驗(yàn)證步驟,精確地驗(yàn)證設(shè)計(jì)原型變得至關(guān)重要! MathWorks 的產(chǎn)品經(jīng)理 Jack Erickson 說,“現(xiàn)在,HDL Verifier 允許工程師在真實(shí)硬件上以現(xiàn)實(shí)的時(shí)鐘頻率快速運(yùn)行設(shè)計(jì)。能夠從 MATLAB/Simulink 這樣方便的算法開發(fā)環(huán)境進(jìn)行 FPGA 在環(huán)仿真,使硬件設(shè)計(jì)驗(yàn)證大幅簡化!
MathWorks是數(shù)學(xué)計(jì)算軟件領(lǐng)域世界領(lǐng)先的開發(fā)商。它所推出的MATLAB是一種用于算法開發(fā)、數(shù)據(jù)分析、可視化和數(shù)值計(jì)算的程序設(shè)計(jì)環(huán)境,稱為“科學(xué)計(jì)算的語言”。Simulink是一種圖形環(huán)境,可用于對多域動(dòng)態(tài)系統(tǒng)和嵌入式系統(tǒng)進(jìn)行仿真和基于模型設(shè)計(jì)。全球的工程師和科學(xué)家們都依賴于MathWorks公司提供的產(chǎn)品系列,來加快在汽車、航空、電子、金融服務(wù)、生物醫(yī)藥以及其他行業(yè)的發(fā)明、創(chuàng)新及開發(fā)的步伐。 |
|