電子產業(yè)一站式賦能平臺

PCB聯(lián)盟網

搜索
查看: 18|回復: 3
收起左側

[作業(yè)已審核] 程海有存儲器兩片DDR(T點)模塊PCB設計作業(yè)

[復制鏈接]

17

主題

31

帖子

340

積分

一級會員

Rank: 1

積分
340
跳轉到指定樓層
樓主
發(fā)表于 4 天前 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
DDRx2時,相對于CPU中所接信號管腳中心對稱,注意地址線的線空間和串接電阻的放置位置。2片DDR相對于CPU對稱式布局。濾波電容靠近IC管腳進行擺放。DDR相對距離:1.當中間無排阻時:600-800mil;2.當中間有排阻時:800-1000mil。特性阻抗:單端50歐,差分100歐。數(shù)據線每10根盡量走在同一層(D0~D7,LDM,LDQS),(D8~D15,UDM,UDQS )。信號線的間距滿足3W原則,數(shù)據線、地址(控制)線、時鐘線之間的距離保持20mil以上或至少3W?臻g允許的情況下,應該在它們走線之間加一根地線進行隔離。地線寬度推薦為15-30mil。VREF電源走線先經過電容再進入管腳,Vref電源走線線寬推薦不小于20mil,與同層其他信號線間距最好20mil以上。所有信號線都不得跨分割,且有完整的參考平面,換層時,如果改變了參考層,要注意考慮增加回流地過孔或退藕電容。兩片以上的DDR布線拓撲結構優(yōu)選遠端分支,T點的過孔打在兩片DDR中間。所有DDR信號距離相應參考平面邊沿至少30-40mil。任何非DDR部分的信號不得以DDR電源為參考。等長規(guī)則:1.數(shù)據線以DQS為基準等長;2.DQS、時鐘差分對內誤差范圍控制在+/-5mil。

ddrX2.brd

1.72 MB, 下載次數(shù): 1, 下載積分: 聯(lián)盟幣 -5

回復

使用道具 舉報

沙發(fā)
發(fā)表于 3 天前 | 只看該作者
1.差分拉平
2.差分與其他走線間距不滿足3W,將其他走線往上移

截圖202412201536439596.png (24.99 KB, 下載次數(shù): 3)

截圖202412201536439596.png
回復 支持 反對

使用道具 舉報

板凳
發(fā)表于 3 天前 | 只看該作者
有線寬不一致

截圖202412201538026717.png (24.96 KB, 下載次數(shù): 2)

截圖202412201538026717.png
回復 支持 反對

使用道具 舉報

地板
發(fā)表于 3 天前 | 只看該作者
其他就是DDR走線和其他走線,包括DDR數(shù)據組內走線都要滿足3W規(guī)則,除了BGA區(qū)域,再去檢查一下

截圖202412201539258129.png (8.61 KB, 下載次數(shù): 3)

截圖202412201539258129.png
回復 支持 反對

使用道具 舉報

發(fā)表回復

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則


聯(lián)系客服 關注微信 下載APP 返回頂部 返回列表